毕业论文论文范文课程设计实践报告法律论文英语论文教学论文医学论文农学论文艺术论文行政论文管理论文计算机安全
您现在的位置: 毕业论文 >> 课程设计 >> 正文

集成整形N合成器的压控振荡器设计 第5页

更新时间:2010-3-20:  来源:毕业论文
集成整形N合成器的压控振荡器设计 第5页
fvco是压控振荡器的输出频率
P是双模比例器比例系数(取8/9, 16/17等)
B是13位计数器预设初值(取3—8191)
A是5位计数器预设初值(取0—31)
fVCO是唯一的外部参考振荡器频率
 图 17  A,B计数器
R计数器
14位R计数器允许将输入基带频率分频为PFD的基准时钟频率。分频比范围从1到16383。
PFD和CHARGE PUMP
PFD通过R计数器和N计数器的输入来提供一个比例信号输出,这个信号的相位和频率不同于输入。图18给出了个简单的例子。PFD中包含一个可编程延时器来控制反馈脉冲的宽度。这个脉冲保证了在PFD传送过程中不产生死区,并且可以减小最小相位噪声和参考误差。2bit的R计数器写入控制ABP2和ABP1共同决定了脉冲宽度。
图 18  PFD原理图和时序图
MUXOUT和LOCK DETECT
对于ADF4360系列的多路复用输出允许用户在片内访问大量内部资源。MUXOUT的状态由M3,M2和M1的写入进行控制。由表7和图19表示MUXOUT的状态。
锁定检测
MUXOUT能够通过编程完成两种类型的锁定检测:数字的和模拟的。数字锁定检测是被激活的。当R计数器中的LDP写入被设定为0时,且当相位差错在3个连续相位检测周期中小于15ns时数字锁定检测被设定为高电平。
在LDP设定为1时,5个连续周期中小于15ns的相位错误需要设定锁定检测。它将一直被置为高电平直到在后来的PD周期中检测出一个比25ns还要长的相位错误。
N沟道开环模拟锁定检测时要外接一个10K欧的上拉电阻。但锁定被检测出时,输出将为高电平并伴随很窄的低点平脉冲。
 图 19  MUXOUT电路
输入转换寄存器
ADF4360系列数字部分包含一个24bit的输入转换寄存器,一个14bit的R计数器,和一个由5bitA计数器和一个13bitB计数器组成的18bitN计数器。数据在24bit转换寄存器的CLK信号上升沿被锁入其中。数据首先被存入MSB中。数据在LE的上升沿被转换寄存器转换为四个位置其中之一。而其最终位置决定于两个控制位C2和C1来决定。这些就是两个LSB,DB1和DB0。
这些位的情况由表5的真值表给出。表优给出的是这些电路是如何被编程的。附注测试模式写入是用于出厂测试的,所以用户不能对此部分编程。表 5  C2和C1真值表
控制位 数据锁存器
C2 C1 
0
0
1
1 0
1
0
1 控制锁存器
R控制
N控制(A和B)
测试方式锁存器
压控振荡器VCO
在ADF4360系列中VCO核心使用了8个交迭频带,如图20所示。在不需要很大的VCO敏感度和低相位噪声和刺激下覆盖了很宽的频率范围。
正确的频带是通过频带选择逻辑在开机时或N计数电路被更新时自动设定的。在开机时的写入顺序是非常重要的。这个顺序是:
1、R计数器电路
2、控制电路
3、N计数器电路
频带选择时需要占用5个PFD周期,VCO与输出的循环滤波器断开并与一个内部参考电平建立起联系。
图 20  频率vs VTUNE,ADF4360-7
R计数器输出被频带选择逻辑用作时钟信号并且不能超过1MHz。在R计数器输入时一个可编程的除法器允许输入被1,2,4,8除并且被写入R计数器中的BSC1和BSC2控制。当需要PFD品率超过1MHz时,分频率应当设定的使设备有充足的时间完成频带选择。
在频带选择之后,PLL工作恢复正常。Kv的值取决于使用的感应器的值。如果选择了2分频操作,其值也被除2处理。ADF4360系列包含了线性电路来减小产品Icp 和Kv的改变。
对于VCO核心编程时对操作电流要进行如下四步:5mA,10mA,15mA和20mA。这个由控制部分中的PC1和PC2决定。

上一页  [1] [2] [3] [4] [5] [6] [7] [8] [9] 下一页

集成整形N合成器的压控振荡器设计 第5页下载如图片无法显示或论文不完整,请联系qq752018766
设为首页 | 联系站长 | 友情链接 | 网站地图 |

copyright©youerw.com 优文论文网 严禁转载
如果本毕业论文网损害了您的利益或者侵犯了您的权利,请及时联系,我们一定会及时改正。