毕业论文

打赏
当前位置: 毕业论文 > 电子通信 >

FPGA频率综合器时序控制设计(2)

时间:2021-04-06 20:45来源:毕业论文
1.5 课题主要构造4 2 锁相环频率综合器5 2.1 锁相环的基本原理和框图5 2.2 锁相环同步状态下的线性相位模型及分析6 2.3 锁相环的主要模块8 2.4 环路中相位噪

1.5 课题主要构造……………………………………………………………………4

2 锁相环频率综合器………………………………………………………………5

2.1 锁相环的基本原理和框图……………………………………………………5

2.2 锁相环同步状态下的线性相位模型及分析………………………………6

2.3 锁相环的主要模块…………………………………………………………8

2.4 环路中相位噪声和锁相时间的分析…………………………………………11

3 基于FPGA的频率步进雷达频率综合器……………………………………14

3.1 频率步进雷达频率综合器的简介……………………………………………14

3.2 频综器件的选取………………………………………………………………18

3.3 频率步进雷达同步控制信号产生……………………………………………21

3.4 基于FPGA的频综时钟信号产生设计…………………………………………24

结论…………………………………………………………………………………26

致谢…………………………………………………………………………………27

参考文献……………………………………………………………………………28

1 绪论

    频率综合器,简称频综,通常也被叫成频率合成器,以下将直接称频率合成器或频综。频综可以说是电子系统的“心脏”,是决定电子系统性能的关键设备,随着现代通信、卫星、雷达和电子对抗等系统的发展对频率合成器提出了越来越高的要求,例如无线寻呼发射机的激励源,利用频率合成技术,要求激励源的信号具有良好的频谱特性即较低的临到噪声。

    目前,世界各国都非常重视频率合成的发展,低相位噪声、高速截频变频率合成器发展,系列产品不断涌现,并得到广泛应用。

1.1 频率综合器概述

    频率综合(频率合成)是指,由一个或多个频率稳定度和精确度很高的参考信号源通过频率域的线性运算,产生具有同样稳定度和精确度的大量离散频率的过程。

    实现频率合成的电路叫频率合成器,频率合成器是现代电子系统的及其重要组成部分。在通信、雷达和导航等设备中,频率合成器既是发射机的激励信号源,又是接收机的本地振荡器;在电子对抗设备中,它可以作为干扰信号发生器;在测试设备中,可以作为标准信号源,因此,频率合成器才被人们称为许多电子系统的“心脏”。 FPGA频率综合器时序控制设计(2):http://www.youerw.com/tongxin/lunwen_72429.html

------分隔线----------------------------
推荐内容