毕业论文

打赏
当前位置: 毕业论文 > 电子通信 >

VHDL数字电压表设计+仿真图(2)

时间:2022-05-28 21:44来源:毕业论文
系统 总体设计框图 2 图2-2 FPGA功能模块设计原理图 图2-3 ADC0809模数转换器 3 图2-4 ADC0809与FPGA连接图 图2-5 ADC0809控制信号时序图 4 图2-6 FPGA设计的一般流程

系统总体设计框图 2

图2-2 FPGA功能模块设计原理图

图2-3 ADC0809模数转换器 3

图2-4                    ADC0809与FPGA连接图

图2-5 ADC0809控制信号时序图 4

图2-6 FPGA设计的一般流程

图2-7                      QUARTUSⅡ开发流程

图3-1 A/D控制模块状态转换图

图3-2 A/D控制模块元件图 6

图3-3 A/D控制模块仿真图 7

图3-4 BCD码制转换模块元件图 7

图3-5 BCD码制转换仿真图

图3-6 三选一数据选择器元件图

图3-7 三选一数据选择器仿真图

图3-8 位选信号产生器模块元件图 9

图3-9 位选信号仿真图 10

图3-10        LCD显示模块元件图

图3-10-1                   1602LCD引脚说明

图3-11 LCD显示模块仿真图

图3-12 正弦信号发生器设计图

图3-13                     正弦信号发生器模块

图3-14                   正弦信号发生器模块波形图

图4-1                     顶层文件模块图

图4-2                      顶层文件仿真波形图

图4-3 底层文件模块连接图

图4-4 底层文件模块仿真图 15

图4-5 元件连接图 15

图3-9 仿真图

表清单

表序号 表名称 页码

表3-1 BCD码制转换表 7

表3-2 三选一选择器功能表 8

表3-3 位选信号产生器原理表 9

表3-4 正弦信号发生器输入与对照表 12

1绪论

1。1设计背景

    突飞猛进的信息技术,使得我们生活的几乎全部领域均被信息技术渗透了,人类的生存状态和思维模式得以发展。FPGA与传统 ASIC 相比,具有设计开发周期短、设计制造成本低、开发工具先进等优点的新型的可编程逻辑器件,尤其适合开发产品的样品和大规模生产。传统的数字电压表的控制核心多是数字电路等芯片或单片机,芯片集成度不高,系统连线较复杂,小型化比较困难,特别是当产品需求布局发生变化时,就需要重新布版、调试,增加投资的风险和成本。而采用 FPGA 进行产品开发时,模块配置较方便,很大程度上缩短了开发周期,更加促进了数字电压表朝小型化、集成化方向发展[[]]。当前设计的数字系统直接与用户需求接轨,从系统的行为及功能的要求中,有序的完成相应的程序。几乎所有的设计都可以用计算机来自动完成上述设计过程除了以上所说的系统行为和功能描述外,也就说做到了电子设计自动化(EDA),这样就可以很大程度上的对系统的设计周期缩短,更好的适应当今品种多、批量大的电子市场的需求[[ ]]。 VHDL数字电压表设计+仿真图(2):http://www.youerw.com/tongxin/lunwen_94463.html

------分隔线----------------------------
推荐内容