7.毛智德,吕善伟《基于FPGA 的等精度频率计设计》讨论了基于CPLD/FPGA的可编程逻辑器件,借助单片机AT89S51;利用标准频率50~100MHz周期信号实现系统计数的等精度测量技术。同时采用闸门测量技术完成脉宽、占空比的测量。该文中的数字频率计采用VHDL编程设计实现,除单片机、被测信号的整形部分、键输入部分和数码显示部分以外,其余全部在一片FPGA芯片上实现,系统精简,而且具有灵活的现场可更改性。
8.谢小东.《基于FPGA的等精度数字频率计设计》阐述了基于FPGAQ器件和EDA技术以及全同步测频方法研究,介绍了一种利用FPGA实现DC~100MHz全同步数字频率计的实现方法,并给出实现VHDL代码和仿真波形。整个系统在研制的FPGA/CPLD实验开发系统上调试通过。本设计采用了高集成度得现场可编程门阵列FPGA Flex EPF10K20TC144-4芯片,通过软件编程的结构和工作方式进行重构,能随时对设计进行调整,使得本设计具有集成度高,结构灵活,开发周期短,可靠性高的优点。
9.任爱锋,初秀琴,常存《基于FPGA的嵌入式系统设计》本书主要分为四部分:第一部分介绍Alterain新型器件、EDA设计软件以及常用的工具软件;第二部分主要介绍基于FPGA的嵌入式软件设计;第三部分主要介绍IP核设计应用;第四部分主要介绍QuartusII 软件FPGA设计中的特殊技术。本书内容丰富,取材新颖。
10.刘勉,王革思,弈宗琪《.基于FPGA的频率计设计与实现》本文详细地介绍了将工程应用问题引入实验教学的过程;采用EDA技术进行频率计电路的设计与仿真;硬件电路已在自主研发的FPGA创新开发实验箱上实现,技术性能达到了设计要求。
总结
对传统的等精度测量方法进行了改进,增加了测量脉冲宽度的功能,采用SOC设计技术和基于Nios II嵌入式软核处理器的系统设计方案,通过在FPGA芯片上配置NiosII软核处理器进行数据运算处理,利用液晶显示器对测量的频率、周期、占空比进行实时显示,可读性好。本文提出一种利用一片FPGA芯片来实现基于等精度原理的测量频率方法,在整个频率测量过程中都能达到相同的测量精度,而与被测信号的频率变化无关。系统利用FPGA的高速数据处理能力,实现对被测信号的测量计数;利用Nios II嵌入式软核处理器实现对频率、周期、脉冲宽度的计算及显示。
参考文献
[1]潘松,黄继业.EDA技术实用教程VHDL版[M].4版.北京:科学出版社,2010
[2] 杨旭;刘盾.EDA技术基础与实验教程[M].清华大学出版社;2010
[3] 董代洁;曹春雨.基于FPGA的可编程SOC设计[M].北京航空航天出版社;2006
[4] 张毅刚;彭喜元;彭宇.单片机原理及应用[M].2版.高等教育出版社;2003
[5] 廖超平.李汶周.蔡万雄 基于8051单片机IP设计等精度频率测量系统[J].科技资2011(22)
[6]陈景波.丁旭.江维勇 基于FPGA的等精度数字频率计的设计[J].常熟理工学院(8)
[7]毛智德,吕善伟.基于FPGA 的等精度频率计设计[J].电子测量技术,2006,29(4)
[8]谢小东.基于FPGA的等精度数字频率计设计[J].实验科学与技术,2005,3(1)
[9]任爱锋,初秀琴,常存.基于FPGA的嵌入式系统设计[M].西安电子科技大学出版社,2004
[10]刘勉,王革思,弈宗琪.基于FPGA的频率计设计与实现[J].信息技术,2009
SOC等精度频率计文献综述和参考文献(2):http://www.youerw.com/wenxian/lunwen_45720.html