目前国内数字调制解调系统比较好的芯片是清华大学微波与数字通信实验室使用ASIC实现的一种参数可变的BPSK/QPSK数字调制器。该调制器使用两片FPGA芯片实现核心功能,并搭建了外围电路进行调试。该调制器具有调制速率可变、滚降系数可变、支持连续/突发方式、支持BPSK/QPSK方式等特点,具有较高的研究价值。64454
国外比较成熟的数字调制解调芯片德国R/S公司的宽带数字化接收机EDB900,用于无线电监视,工作频率20MHz - 2GHz,搜索速度4GHz/s(25Hkz带宽)。英国研制的PVS3800接收机,工作频率范围O.5MHz - 1GHz,可以用于监听、识别和分析等功能,还可以根据需要下载不同的软件配置成不同的接收机、截获机等。
这些芯片基本都是针对某些特定应用设计的,只能够在比较小的范围内调整,而用可编程器件实现的全数字调制解调器则可以说是一种用户全定制的调制解调。方案:所有的参数都可以按照每个特定的用户来修改,做到最优化,此外,FPGA还具有静态可重复编程和动态系统重构的特性,使得硬件的功能可以象软件一样编程修改论文网,极大的提高了电子系统设计的灵活性和通用性。
参考文献
[1] 张敬堂,李红波.现代通信技术.北京:国防工业出版社.2004
[2] 晏坚,曹志刚.一种参数可变的BPSK/QPSK数字突发调制器的ASCI实现.无线电工程.2001(5):49一58
[3] 樊昌信,张甫翔,徐炳祥,吴成柯.北京:通信原理(第五版).国防工业出版社.2001.5
[4] 彭飞,赵继勇.基于FPAG的全数字低中频QPKS调制解调器实现.电子设计应用.2003(9):21一23
[5] 胡晓曦.高码速率QPSK解调器的实现方法.空间电子技术.2001(3):8一11
[6] 孟利民,朱建军,赵新建,周利民.全数字BPSK调制解调系统的仿真.浙江工业大学学报.2003(1):42一47
[7] 赵海潮,周荣花,沈业兵.基于FPAG的QPSK解调器的设计与实现.微计算机信息.2004(7):76一77
[8] Sanjit K.Mitra.Digtial Signal Processing.电子工业出版社.2006.3
[9] 件国锋,程博,胡捍英一种高速FIR成形滤波器的设计和实现.无线通信技术.2001(2):31一34
[10] 张安安,杜勇,韩方景.全数字Coasts环在FPGA上的设计与实现,电子工程师.2006(l):18一20
[11] 王旭东,潘广帧.Matlab及其在FPGA中的应用.北京:国防工业出版社,2006
[12] 文安平.平方根升余弦滚降数字滤波器的设计与实现.信息技术.2005(9):58一60
[13] 温晓洁,张辉.基于FPGA的QPSK高速数字调制系统的研究于实现.电子技术应用.2004(12):65一67
[14] 孟利明,朱建军.全数字BPSK调制解调系统的仿真.浙江工业大学学报.2003(31):42-47
[15] 夏宇闻.Verilog数字系统设计教程.北航出版社,2008.
[16] 周建新.Matlab从入门到精通.人民邮电出版社.2008.
[17] 候周国,钱盛友.基于Matlab编程的QPSK的仿真.广西师范大学学报(自然科学版).2005(3):21一24
[18] 朱钮烨.基于FPGA的直接数字频率合成器的设计实现.安庆师范学院学报(自然科学版).2004(8):29一31
[19] 张安安,杜勇,韩方景.全数字Costas环在FPGA上的设计与实现,电子工程师.2006(l):18一20
[20] S.Popescu, A.Gontean, M.Babaita, "BPSK System on Spartan 3E FPGA", unpublished.
[21] J.S.Ruque, D.I.Ruiz, C.E. Carrion, “Simulation and implementation of the BPSK modulation on a FPGA Xilinx 3xcs200-4ftp256, using Simulink and the System Generator blockset.
[22] Hao Yang, Zhenhul Lin, Xiongfei Cai. Desing of A QPSK Demodulator for DVB-S Receiver ASIC ChiP,IEEE.2004:2075一2078.
[23] HardwareEffieientBPSKnadQPSKDetecto.rIEEE,2002:1060一1063
数字调制技术发展研究现状:http://www.youerw.com/yanjiu/lunwen_71626.html