毕业论文

打赏
当前位置: 毕业论文 > 自动化 >

采样保持电路中运算放大器的设计(3)

时间:2020-12-30 17:39来源:毕业论文
髙精度:现代数字系统的分辨率在不断提高,比如,高级仪表的最小可测值 在不断地减小,因此,A/D转换器的分辨率也必须随之提高;在专业音频处理系

髙精度:现代数字系统的分辨率在不断提高,比如,高级仪表的最小可测值 在不断地减小,因此,A/D转换器的分辨率也必须随之提高;在专业音频处理系 统中,为了能获得更加逼真的声音效果,需要高精度的A/D转换器。目前,最 高精度可达24位的A/D转换器也不能满足要求。现在,人们正致力于研制更高 精度的A/D转换器。

低功耗:片上系统(SOC)已经成为集成电路发展的趋势,在同一块芯片上既 有模拟电路又有数字电路。为了完成复杂的系统功能,大系统中每个子模块的功 耗应尽可能地低,因此,低功耗A/D转换器是必不可少的。在以往的设计中, 5MSPS 8〜12位分辨率A/D转换器的典型功耗为100〜150mW。这远不能满足 片上系统的发展要求,所以,低功耗将是A/D转换器一个必然的发展趋势。

在A/D转换应用中Pipeline ADC是宽带奈奎斯特ADC中最常用和最有效 的结构。下面以Pipeline结构为例进行分析。在Pipeline结构的A/D转换电路中, 釆样保持电路通常是功耗最大的模块。Pipeline ADC依托多级结构,利用低精度 ADC子级电路,分时分级转换输入信号,精度适用范围较宽,可达到较高的采 样频率,且集成度高的优势。相对于其他可用类型的奈奎斯特ADC, Pipeline ADC 的优势在于:电源电压可低至IV以下,便于与主流数字CMOS数字工艺兼容, 低功耗优势明显,多级结构便于引入校正算法,通过数字校正处理,可达到较髙 的精度和线性度;工艺兼容性强,兼容CMOS、BiCMOS和Bipolar等工艺。所 以Pipeline ADC成为高速奈奎斯特ADC的主流。Pipeline ADC结构的流行决定 了釆样保持电路的重要性。

采样保持电路的性能决定了整个A/D转换器的性能,采样保持电路后续各级 数据转换的精度不可能超过它的转换精度。S/H电路的采样速率,线性度以及噪 声性能决定性地影响着ADC系统的速度和精度。

    因此研究影响高速采样/保持电路线性度的因素和相应提高技术对高速、高精度ADC的研发具有重要意义。

1.4  研究的主要内容

本文从釆样保持的电路原理入手,着重分析了运算放大器,低失真模拟开关, 开

           关电容电路,阐述了采样保持电路的机理,分析设计运算放大器。论文的结构安排如下:

第一章简要阐述了釆样保持电路的基本原理,研究历国内外发展现状, 最后介绍

了课题的研究意义。源:自/优尔-·论,文'网·www.youerw.com/

第二章简要介绍了采样保持电路的各项内容,包括原理性质等,为采样保持电路

与运算放大器结合做铺垫。

第三章主要详细阐述了釆样保持电路的重要模块运算放大器的类型以及选取合适的运算放大器进行设计。

第四章是基于采样保持电路中运算放大器的设计,首先介绍了其AC特性,然后研究在采样保持电路中运算放大器的设计仿真。

采样保持电路中运算放大器的设计(3):http://www.youerw.com/zidonghua/lunwen_67319.html
------分隔线----------------------------
推荐内容