AT89C51单片机出租车计价器的设计(3)
时间:2017-05-14 21:51 来源:毕业论文 作者:毕业论文 点击:次
主要性能参数: 与MCS-51产品指令系统完全兼容 4k字节可擦写Flash闪速存储器 1000次擦写周期 全静态操作:0Hz—24MHz 二级加密程序存储器 128×8字节内部RAM 32个可编程I/O口线 2个16位定时/计数器 6个中断源 可编程串行UART通道 低功耗空闲和掉电模式 功能特性概述: AT89C51提供以下标准功能:4K字节Flash闪速存储器,128字节内部RAM,32个I/O口线,两个16位定时/计数器,一个5向量两级中断结构,一个全双工串行通信口,片内振荡器及时钟电路。同时,AT89C51可降至0Hz的静态逻辑操作,并支持两种软件可选的节电工作模式。空闲方式停止CPU的工作,但允许RAM,定时/计数器,串行通信口及中断系统继续工作。掉电方式保存RAM中的内容,但振荡器停止工作并禁止其它所有部件工作,直到下一个硬件复位为止。 管脚功能: VCC:电源电压 GND:接地 P0口:P0口是一组8位漏极开路型双向I/O口,也即地址/数据总线复用口。作为输出口时,每位能吸收电流的方式驱动8个TTL逻辑门电路。对端口写“1”可作为高阻抗输入端用。在访问外部数据存储器或程序存储器时,这组口线和数据总线分时转换地址(低8位)复用,在访问期间激活内部上拉电阻。在Flash编程时,P0口接收指令字节,而在程序校验时,输出指令字节。校验时,要求外接上拉电阻。 P1口:P1口是一个内部提供上拉电阻的8位双向I/O口,P1的输出缓冲级可驱动(吸收或者输出电流)4个TTL逻辑门电路。对端口写“1”,通过内部的上拉电阻把端口拉到高电平,此时可作输入口。作输入口使用时,因为内部存在上拉电阻,某个引脚被外部信号拉低时会输出一个电流。Flash编程和程序校验期间,P1接收低8位地址。 P2口:P2口是一个带有内部上拉电阻的8为双向I/O口,P2的输出缓冲级可驱动(吸收或输出电流)4个TTL逻辑门电路。对端口写“1”,通过内部的上拉电阻把端口拉到高电平,此时可作输入口,作输入口使用时,因为内部存在上拉电阻,某个引脚被外部信号拉低时会输出一个电流。在访问外部程序存储器或16位地址的外部数据存储器(例如执行MOVX @DPTR指令)时,P2口送出高8位地址数据,在访问8位地址的外部数据存储器(如执行MOVX @R1指令)时,P2口线上的内容(也即特殊功能寄存器(SFR)区中R2寄存器的内容)在整个访问期间不改变。Flash编程或校验时,P2亦接收高位地址和其它控制信号。 P3口:P3口是一组带有内部上拉电阻的8位双向I/O口输出缓冲级可驱动(吸收或输出电流)4个TTL逻辑门电路,对P3口写入“1”时,它们被内部上拉电阻拉高并可作为输入端口。作输入端时,被外部拉低的P3口将用上拉电阻输出电流。 RST:复位输入。当振荡器工作时,RST引脚出现两个机器周期以上的高电平将使单片机复位。 ALE/PROG:当访问外部程序存储器或数据存储器时,ALE(地址锁存允许)输出脉冲用于锁存地址的低8位字节,即使不访问外部存储器,ALE仍以时钟频率的1/6输出固定的正脉冲信号。因此它可对外输出时钟或用于定时目的,要注意的是,每当访问外部数据存储器时将跳过一个ALE脉冲。对Flash存储器编程期间,该引脚还用于输入编程脉冲(PROG)。如有必要,可通过对特殊功能寄存器(SFR)区中的8EH单元的D0位置位,可禁止ALE操作,该位置位后,只有一条MOVX和MOVC指令时ALE才会被激活。此外,该引脚会被微弱拉高,单片机执行外部程序时,应设置ALE无效。 (责任编辑:qin) |