2.3.2 自顶向下的EDA技术
传统的硬件系统设计方法是自下而上的设计方法,这种设计方法不但有很高的设计要求,设计时间长,容易出现错误;而且这样设计出来的文件也不方便保存、阅读、修改。本次设计采用的自顶向下的EDA技术更符合我们广大学生的设计习惯。这样的设计方法能将各个步骤的问题细化,让我们在设计早期就发现存在的问题,这样不仅能方便我们设计,也能降低设计成本,缩短设计周期。
2.3.3 VHDL的描述
VHDL具有强大的功能,覆盖面广,描述能力强;具有良好的可读性、良好的可移植性;能延长设计的生命周期;支持对大规模设计的分解和已有设计的再利用;还具有严密的保护措施,能更好的保护知识产权。VHDL支持很多电路的设计,适用范围更广,不但能支持一些常规的设计方法,一些其他比较冷门的设计方法也能适用。能比较完美的运用在自下而上、同步电路、CPLD/FPGA等电路设计。
VHDL支持简单的门级电路的描述,也能运用于复杂的多单元结构电路和算法结构互相混合的系统电路。 通过VHDL描述的硬件电路能重复多次使用,只需要修改相关程序的属性参数就能完成,工艺发生了改变也不影响电路的设计。VHDL描述电路有标准化的规则和风格,为再利用提供了基础。来!自~优尔论-文|网www.youerw.com
VHDL是当代EDA领域的首选硬件描述语言,是应用最广泛的描述语言。VHDL和Yerilog VHD承担几乎全部的数字系统设计任务,是电子设计师要熟练掌握的必要计算机语。
2.4 简易电子琴的设计方案
设计方案是依据多进程同步描述并发执行,进程之间共同变量进行调度,信号建立时间不等于零,各进程不会锁死的特性设计的。
VHDL基于CPLD的简易电子琴设计+程序(3):http://www.youerw.com/tongxin/lunwen_76873.html