20
图4-25 动态扫描部分原理图 21
图4-26 设计总原理图 22
图5-1 实验结果图 23
表清单
表序号 表名称 页码
表4-1 表4-2本校春夏季作息时刻表 9
表4-2 表4-1模块输入信号及频率分布表 17
1 绪 论
1.1 选题目的及背景
随着时代的飞跃发展,打铃器的使用越来越多。在这个加速发展的时代,时间是非常宝贵并且值得我们珍惜的。当我们在工作、学习、或者遇到重要事情的时候,一旦不记得时间,或多或少会带来很多麻烦,甚至是不可挽回的损失。因此,因此我们需要一个定时系统来提醒那些忙碌的人。数字化的时钟给我们带来了便捷,这些年技术在飞速发展,人们对时钟的要求也有了很大的变化,简单的时钟已经逐渐淘汰,多样化的数字钟已经逐渐走向我们的生活,是我们学校、工作、生活中不能缺少的东西[1]。论文网
数字化的打铃器在很大程度上延伸了时钟原始功能,比如定时报警、定时电器的自动启停等,这些应用都灵活地运用了时钟的数字化。电子打铃器在学校、公司等事业单位很常见,可实现作息时间的固定周期打铃,提示人们工作、学习或是休息。从古至今,教育伴随着每个人的成长,教育体系也在不断的完善,打铃器的发展也走向成熟,当今社会中,对多功能打铃器的研究,也有着非常重要的意义。
如今的电子产品的发展不断壮大,以功耗最低化、体积最小化的趋势步入人们是生活[2]。它的设计跟传统的电子产品相比,现在的产品灵活地使用了大规模的EDA技术,大大地改善了这些产品的质量。
1.2 国内外研究现状
随着时代飞跃发展,人们的步伐也在不断的加快,所以在对打铃器定时的准确度也有着极高的要求。
打铃器有着相当悠久的发展历程。在古代,人们是靠滴漏、燃香等计时的,当人们睡觉的时候,外面会有人拿着鸣锣通知,即我们所知道的打更。再后来逐渐出现了手动打铃器,它的结构很简单,就相当于一个大的铃铛,多用于学堂或者工厂。随着科学的不断进步,技术时代的来临,电子打铃器被发明。起初,打铃器的结构较为简单,即一些电子元件和简单的程序控制器件组成,所以很容易被干扰,经常会由于一些不稳定的电压出现问题。现在,EDA技术的日益成熟,一些新型的打铃器逐渐出现,形式各异,与之前传统打铃器相比,更增加了精准度,而且不易受干扰,电路的模块化使设计过程更加简单明了,程序代码的编写也更便捷,功能也更加多元化。
现如今,一些打铃器在设计方面增加了音乐或者语音功能,有的甚至还有遥控功能,可以控制一些电器设备,这些打铃器去除了一些复杂布线的步骤,成为了打铃系统设计上的新创意。
基于FPGA的打铃器不仅有着成熟的技术、还可以根据它的功能需求,设计出多元化数字时钟,比如我们可以尝试增加一些记忆功能,基于FPGA的学校打铃器创新的发展道路上是有很大的前景的。
1.3 基本内容
本次设计以FPGA技术为基础,设计的打铃器不仅可以精确地设定响铃时间,而且还能直接显示出时、分、秒等信息,起到计时与报时的功能[3]。 FPGA学校打铃器设计+程序+电路图(3):http://www.youerw.com/tongxin/lunwen_79717.html