毕业论文

打赏
当前位置: 毕业论文 > 自动化 >

STC89C51单片机声音控制光控主动开关电路图设计+电路图+程序(4)

时间:2021-10-21 22:20来源:毕业论文
表2-1 端口引脚及功能 引脚 功能 P1。5 MOSI(用于ISP编程) P1。6 MISO(用于ISP编程) P1。7 SCK(用于ISP编程) P3。0 RXD(串行输入口) P3。1 TXD(串行输出口) P3。2

表2-1 端口引脚及功能

          引脚          功能

P1。5 MOSI(用于ISP编程) 

P1。6 MISO(用于ISP编程) 

P1。7 SCK(用于ISP编程) 

P3。0 RXD(串行输入口)

P3。1 TXD(串行输出口)

P3。2 /INTO(外中断0) 

P3。3 /INT1(外中断1)

P3。4 T0(定时/计数器0外部输入)

P3。5 T1(定时/计数器1外部输入)

P3。6 /WR(外部数据存储器写选通)

P3。7 /RD(外部数据存储器读选通)

·P2 口:P2 为一个带有内部上拉电阻的8 位双向I/O 口,P2 的输出缓冲级能驱动(吸收或输出电流)4 个TTL逻辑门电路。对端口写“1”,通过内部的上拉电阻将端口拉到高电平,此时能作输入口,作输入口使用的时候,由于内部存在上拉电阻,某个引脚被外部信号拉低时将输出一个电流(IIL)。在访问外部程序存储器或16位地址的外部数据存储器时,P2口送出高8位地址数据。在访问8位地址的外部数据存储器时,P2 口线上的内容(即特殊功能寄存器(SFR)区中P2寄存器的内容),在整个访问期间不发生变化。Flash编程或校验时,P2能接收高位地址和其它控制信号。

·P3 口:P3 口为一组带有内部上拉电阻的8 位双向I/O 口。P3 口输出缓冲级能驱动(吸收或输出电流)4 个TTL逻辑门电路。对P3口写入“l”时,它们被内部上拉电阻拉高并可作为输入端口。作输入端时,被外部拉低的P3口将用上拉电阻输出电流(IIL)。P3口除作为一般的I/O口线外,它的第二功能是则用于更重要的用途,如表2。3-1所示。P3口还能接收一些用于Flash闪速存储器编程和程序校验的控制信号。 文献综述

·RST:复位输入。当振荡器工作的时候,RST引脚出现两个机器周期以上高电平会使单片机复位。WDT 溢出会使该引脚输出高电平,通过设置SFR AUXR的DISRT0 位(地址8EH)能打开或关闭该功能。DISRT0位缺省是RESET输出高电平的打开状态。 

·ALE/PROG:当访问外部程序存储器或数据存储器时,ALE(地址锁存允许)输出脉冲用来锁存地址的低8位字节。即便不访问外部存储器,ALE 仍以时钟振荡频率的1/6 输出固定的正脉冲信号,因此它能对外输出时钟或用于定时目的。需要注意的是:每当访问外部数据存储器时会跳过一个ALE脉冲。对F1ash存储器编程期间,该引脚还用于输入编程脉冲(PROG)。若有必要,可通过对特殊功能寄存器(SFR)区中的8EH 单元的D0 位置位,能禁止ALE 操作。该位置位后,只有一条M0VX和M0VC指令ALE才会被激活。此外,此引脚将被微弱拉高,单片机执行外部程序时,需设置ALE无效。  来*自-优=尔,论:文+网www.youerw.com

·PSEN:程序储存允许(PSEN)输出是外部程序存储器的读选通信号,当AT89S51 存在外部程序存储器取指令(或数据)时,每个机器周期两次PSEN有效,可输出两个脉冲。而访问外部数据存储器时,没有两次有效的PSEN信号。 

·EA/VPP:外部访问允许,要使CPU仅访问外部程序存储器(地址为0000H~FFFFH),EA端需保持低电平(接地)。要注意的是:若加密位LB1被编程,复位时内部将锁存EA端状态。例如EA端为高电平(接Vcc端),CPU则执行内部程序存储器中的指令。F1ash存储器编程时,该引脚加上+12V的编程电压Vpp。 STC89C51单片机声音控制光控主动开关电路图设计+电路图+程序(4):http://www.youerw.com/zidonghua/lunwen_83331.html

------分隔线----------------------------
推荐内容