·单片机 AT89C51 的引脚图如图 3。1
AT89C51图 3。1 AT89C51 引脚图
外部引脚图说明: 1、电源线 VCC:供电电压 GND:接地 2、端口线
P0 口:32~39 脚为 P0。0~P0。7 输入/输出引脚,为双向 8 位三态 I/O 口,每个引脚可接 8 个
TTL 门电流,P0 能够用于外部程序数据存储器,它可以作为低 8 位地址总线的分时复用口。 在 FIASH 编程时,P0 口作为原码输入口,当 FIASH 进行校验时,P0 输出原码,此时 P0 外 部必须被拉高。
P1 口:1~8 脚为 P1。0~P1。7 引脚,P1 口是一个内部提供上拉电阻的 8 位准双向 I/O 口,一 般作为通用接口使用,P1 口缓冲器能接收输出 4TTL 负载。作为输入时,锁存器必须置 1,
P1 口被外部下拉为低电平时,将输出电流,这是由于内部上拉的缘故。在 FLASH 编程和校 验时,P1 口作为第八位地址接收。
P2 口:21~28 脚为其输入输出引脚,P2 口为一个内部上拉电阻的 8 位准双向 I/O 口,内部 具有上拉电阻。P2 口缓冲器可接收,与地址总线高 8 位复用,可驱动 4 个 TTL 门电流,当
P2 口被写“1”时,其管脚被内部上拉电阻拉高,且作为输入。并因此作为输入时,P2 口 的管脚被外部拉低,将输出电流。这是由于内部上拉的缘故。P2 口当用于外部程序存储器 或 16 位地址外部数据存储器进行存取时,P2 口输出地址的高八位。P2 口在 FLASH 编程和 校验时,用来接收高 8 位地址。
P3 口:10~17 脚为 P3 口管脚,是 8 个带内部上拉电阻的双向 I/O 口,可接收输出 4 个 TTL 门电流,是双功能复用口。P3 口作为通用接口时,功能与 P1 口相同。P3 口也可作为 AT89C51
的一些特殊功能口,如下表所示: P3。0 RXD(串行输入口)
P3。1 TXD(串行输出口) P3。2 /INT0(外部中断 0) P3。3 /INT1(外部中断 1)
P3。4 T0(记时器 0 外部输入) P3。5 T1(记时器 1 外部输入) P3。6 /WR(外部 RAM 写选通) P3。7 /RD(外部 RAM 读选通)
P3 口同时为闪烁编程和编程校验接收一些控制信号。 3、控制线
RST(9 脚):复位信号,当振荡器复位器件时,要保持 RST 脚两个机器周期的高电平时间。 ALE/PROG(30 脚):地址锁存允许/编程引脚。当访问外部存储器时,地址锁存允许的输出 电平用于锁存地址的低位字节,以便 P0 口实现地址/数据复用。在 FLASH 编程期间,此引 脚用于输入编程脉冲。在平时,ALE 端以不变的频率周期输出正脉冲信号,该信号可以用 于识别单片机是否工作。因此它可用作对外部输出的脉冲或用于定时目的。需要注意的是: 每当用作外部数据存储器时,ALE 会跳过一个脉冲。如想禁止 ALE 的输出可在 SFR8EH 地址 上置 0。
/PSEN(29 脚):片外 ROM 的选通信号。在由外部程序存储器取指期间,每个机器周期两次
/PSEN 有效。但在访问外部数据存储器时,这两次有效的/PSEN 信号将不出现。
/EA/VPP(31 脚):允许访问片外程序存储器/编程电源线。如果/EA 保持低电平,则在此期
间外部程序存储器(0000H-FFFFH),不管是否有内部程序存储器。注意加密方式 1 时,/EA 将内部锁定为 RESET;当/EA 端保持高电平时,此间内部程序存储器。在 FLASH 编程期间, 此引脚也用于施加 21V 编程电源(VPP)。
XTAL1(19 脚):反向振荡放大器及内部时钟工作电路的输入端。 XTAL2(18 脚):反向振荡器的输出端。
振荡特性:
XTAL1 和 XTAL2 分别为反向振荡器的输入和输出。该反向放大器可以配置为片内振荡器。 石晶振荡和陶瓷振荡均可采用。有余输入至内部时钟信号要通过一个二分频触发器,因此 对外部时钟信号的脉宽无任何要求,但必须保证脉冲的高低电平要求的宽度。文献综述 AT89C51单片机温度控制系统设计+程序+电路图(5):http://www.youerw.com/zidonghua/lunwen_86371.html