2) EDA 硬件电路设计方法
在 EDA 技术出现以后,由于各种 EDA 工具如 VHDL 和 Verilog 语言的出现, 使硬件电路的设计发生很大的变化。EDA 设计是基于自顶向下的设计方法。自 顶向下的设计方法就是指从系统的整体设计要求出发,将复杂的问题分解为比较 简单的小问题,然后自顶向下的对各级电路进行设计,最后实现整体的设计。
2.1.2 PLD 的设计流程
PLD(programmable logic device:可编程逻辑器件)的设计是使用 EDA 开 发软件对可编程逻辑器件开发的过程。EDA 自上而下设计方法的特点有以下几 点:电路设计趋于合理;采用系统早期的仿真;降低了硬件设计部分的难度;主 要设计文件为硬件描述语言编写的程序。用硬件描述语言设计硬件部分有三个层 次:行为描述,数据流描述,逻辑综合
FPGA的PCIe总线多通道光纤数据采集卡设计(4):http://www.youerw.com/tongxin/lunwen_76971.html