毕业论文

打赏
当前位置: 毕业论文 > 电子通信 >

芯片面积和管脚连线驱动的电路模块的摆置(7)

时间:2021-10-11 20:39来源:毕业论文
多余的高度和宽度是被归一化通过分别乘以1/ H0 和 1/W0 。因此,这个函数创 建一个权衡在过多的高度和宽度之间。在式(6), 被定义为宽度/高度,另外,

多余的高度和宽度是被归一化通过分别乘以1/ H0     和 1/W0  。因此,这个函数创

建一个权衡在过多的高度和宽度之间。在式(6), 被定义为宽度/高度,另外,

1/ R 。此外, EW    max{W W0 ,0}, EH  max{H H0 ,0} 分别是过度的宽度和

高度,以及 C1 和 C2 系数分别被设置为1和1/16 。 上述所有四个功能实际上是基于宽度和高度的违规,其中大部分为固定外形

布局规划难题与小电路尺寸很好地工作。然而,布局规划解决方案一般在中期和 后期进化过程中收敛速度很慢为了解决固定外形布局规划问题,尤其是那些大尺 寸的电路,而且连一个可行的解决方案,平面图大尺寸的问题不能得到收敛非常 缓慢。总之,四款模式惩罚最大的约束违规,却忽视了较小的。此外,这些功能 中,也很难说完全是最合适的,并且它们也可以彼此在某些情况下发生冲突。

除了基于长度违反上述四个功能(宽度或高度)的基础上,面积违反的函数 在这里提出的,它是将宽度轮廓和高度轮廓集成到该功能的情况下,任何固定轮 廓冲突发生时,所提出的函数。有四种类型的表达式

芯片面积和管脚连线驱动的电路模块的摆置(7):http://www.youerw.com/tongxin/lunwen_82808.html
------分隔线----------------------------
推荐内容