一、毕业设计(论文)内容及要求(包括原始数据、技术要求、达到的指标和应做的实验等)
1、开发环境:
操作系统:windows7,windows8,Windows10
开发环境:PC机,FPGA开发板
设计语言:VHDL或者VerilogHDL2、设计内容与要求:
学习以太网控制器(以太网适配器)的工作原理;用FPGA实现以网控制器,完成数据接收模块,包括模块划分、功能分析以及代码设计。
功能要求:79874
⑴采用软件仿真进行功能验证;
⑵搭建基于FPGA的验证方案;
⑶展示数据接收模块的工作流程。技术要求:
⑴软件模块化,软件应易读、可扩充、可维护,便于再次开发;
⑵工作流程展示部分具有友好的人机交互界面;论文网
⑶开发文档要齐全,记录并归类调试过程遇到的各类技术问题。
二、完成后应交的作业(包括各种说明书)1。毕业设计论文一份(不少于1。5万字);
2。外文译文一篇(不少于5000英文单词);
3。以太网MAC控制器数据接收模块的相关代码和设计方案;
4。系统安装,使用,说明等。
三、完成日期及进度
3月21日起至6月19日,共13周。进度安排:
3。21~4。3,2周,项目调研、阅读资料、翻译原文,提交开题报告;
4。4~4。10,1周,总体设计、建立模型、熟悉工具,提交设计方案、译文;
4。11~5。15,6周,模块设计实现,提交代码,仿真结果;
5。23~5。29,1周,系统整合、系统测试及改进,提交演示系统;
5。30~6。19,3周,撰写毕业设计论文、整理文档、答辩,提交毕业设计论文。