储器。
(4)18 个特殊功能寄存器 SFR。
CPU 内部包含了一些外围电路的控制寄存器、状态寄存器以及数据输入/输 出寄存器,这些外围线路的寄存器构成了 CPU 内部的特殊功能寄存器。18 而特 殊功能的寄存器 SFR 有 3 格式 16 位的,共占用了 21 个字节。来*自-优=尔,论:文+网www.youerw.com
(5)4 个 8 位并行输入输出 I/O 接口。P0 口、P1 口、P3 口(共 32 线), 用于并行输入或输出数据。
(6)1 个串行 I/O 接口,实现串行通信。
(7)2 个 16 位定时器/计数器 T0、T1。 每个定时器/计数器都可以设置成计数方式,用以对外部事件进行计数,也
可以设置成定时方式,并可以根据计时或定时的结果实现计算机控制。
(8)具有 5 个中断源,2 个可编程优先级的中断系统。它可以接受外部中 断申请。定时器/计数器中断申请和串行中断申请。
管脚说明: VCC:电源端。 GND:接地端。
P0 口:P0 口是一个漏级开路的 8 位双向 I/O 口。 作为漏级开路的输出端口,每个能驱动 8 个 LS 型 TTL 负载。当 P0 作为输
入口使用时,应先向锁存器写入全 1,此时 P0 口的全部引脚浮空,可作为高阻 抗输入。作输入口使用时要先写 1,这就是准双向的含义。在 CPU 访问片外存 储器时,P0 是分别提供低 8 位地址和 8 位数据的复用总线。在此期间,P0 内部 上拉电阻有效。
P1 口:P1 口是一个带内部上拉电阻的 8 位准双向 I/O 端口,P1 口的每一位 能驱动(灌入或输出电流)4 个 LS 型 TTL 负载。在 P1 口作为输入口使用时, 应先向 P1 口锁存器(地址 90H)写入全 1,此时 P1 口引脚有内部上拉电阻拉成 高电平。
P2 口:P2 口为一个内部上拉电阻的 8 位准双向 I/O 口。P2 口的每一个能驱
动(灌入或输出电流)4 个 LS 型 TTL 负载。在访问片外 EPROM/ROM 时,它 输出高 8 位地址。
P3 口:P3 口管脚是一个带内部上拉电阻的 8 位准双向 I/O 口,P3 口的每一 个能驱动 4 个 LS 型 TTL 负载。