毕业论文

打赏
当前位置: 毕业论文 > 自动化 >

AT89C51单片机的地铁自动门系统设计+源码(5)

时间:2017-05-06 09:51来源:毕业论文
表2.1 AT89C51的主要特性 功能 特性 能否与MCS-51兼容 是 可编程闪烁存储器 4K字节 寿命 1000写/擦循环 数据保留时间 10年 全静态工作 0Hz-24Hz 内部RAM 128*8位 定时


表2.1 AT89C51的主要特性
功能    特性
能否与MCS-51兼容    是
可编程闪烁存储器    4K字节
寿命    1000写/擦循环
数据保留时间    10年
全静态工作    0Hz-24Hz
内部RAM    128*8位
定时器/计数器    两个16位
中断源    5个
可编程串行通道    有
低功耗的闲置    有
掉电模式    有
片内振荡器    有
时钟电路    有
AT89C51单片机为很多嵌入式控制系统提供了一种灵活性高且价廉的方案,外形及引脚排列如图2.2所示。
 图2.2  AT89C51外形及引脚图
AT89C51的各个管脚功能如表2.2所示:
表2.2 AT89C51的各个管脚功能特性
管脚名称    功能特性
VCC    供电电压
GND    接地
P0口    一个8位漏级开路双向I/O口,每脚可吸收8TTL门电流。当P1口的管脚第一次写1时,被定义为高阻输入。P0能够用于外部程序数据存储器,它可以被定义为数据/地址的第八位。在FIASH编程时,P0 口作为原码输入口,当FIASH进行校验时,P0输出原码,此时P0外部必须被拉高。
P1口    一个内部提供上拉电阻的8位双向I/O口,P1口缓冲器能接收输出4TTL门电流P1口管脚写入1后,被内部上拉为高,可用作输入,P1口被外部下拉为低电平时,将输出电流,这是由于内部上拉的缘故。在FLASH编程和校验时,P1口作为第八位地址接收。
P2口    一个内部上拉电阻的8位双向I/O口,P2口缓冲器可接收,输出4个TTL门电流,当P2口被写“1”时,其管脚被内部上拉电阻拉高,且作为输入。并因此作为输入时,P2口的管脚被外部拉低,将输出电流。这是由于内部上拉的缘故。P2口当用于外部程序存储器或16位地址外部数据存储器进行存取时,P2口输出地址的高八位。在给出地址“1”时,它利用内部上拉优势,当对外部八位地址数据存储器进行读写时,P2口输出其特殊功能寄存器的内容。P2口在FLASH编程和校验时接收高八位地址信号和控制信号。
续表2.2
P3口    8个带内部上拉电阻的双向I/O口,可接收输出4个TTL门电流。当P3口写入“1”后,它们被内部上拉为高电平,并用作输入。作为输入,由于外部下拉为低电平,P3口将输出电流(ILL)这是由于上拉的缘故。
RST    复位输入,当振荡器复位器件时,要保持RST脚两个机器周期的高电平时
ALE/PROG    当访问外部存储器时,地址锁存允许的输出电平用于锁存地址的地位字节。在FLASH编程期间,此引脚用于输入编程脉冲。在平时,ALE端以不变的频率周期输出正脉冲信号,此频率为振荡器频率的1/6。因此它可用作对外部输出的脉冲或用于定时目的。然而要注意的是:每当用作外部数据存储器时,将跳过一个ALE脉冲。如想禁止ALE的输出可在SFR8EH地址上置0。此时, ALE只有在执行MOVX,MOVC指令是ALE才起作用。另外,该引脚被略微拉高。如果微处理器在外部执行状态ALE禁止,置位无效。
/PSEN    外部程序存储器的选通信号。在由外部程序存储器取指期间,每个机器周期两次有效。但在访问外部数据存储器时,这两次有效的/PSEN信号将不出现。
EA/VPP    当/EA保持低电平时,则在此期间外部程序存储器(0000H-FFFFH),不管是否有内部程序存储器。注意加密方式1时,/EA将内部锁定为RESET;当/EA端保持高电平时,此间内部程序存储器。在FLASH编程期间,此引脚也用于施加12V编程电源(VPP)。 AT89C51单片机的地铁自动门系统设计+源码(5):http://www.youerw.com/zidonghua/lunwen_6419.html
------分隔线----------------------------
推荐内容