FPGA冲击波超压存储测试装置设计+PCB电路图_毕业论文

毕业论文移动版

毕业论文 > 机械论文 >

FPGA冲击波超压存储测试装置设计+PCB电路图

摘要本文设计了一种能满足现场测试要求的冲击波超压存储测试装置。本测试装置将传感器及适配电路、A/D模数转换电路、逻辑控制电路、数据存储器以及电源等各部分微型化于一体。其中逻辑控制电路由FPGA来实现该功能,FPGA控制了逻辑时序、A/D转换和数据的存储与读取。存储器则选择了闪存,因为闪存具有掉电后数据也不会丢失的特点,这能在一定程度上减少功耗。USB通信模块的使用,使通信速度更快、更可靠,操作更方便。61464

实际使用时,将本测试装置放置于测试现场,试验完毕后将测试装置回收并读取测试系统中存储的数据。冲击波存储测试装置具有体积小、低功耗、抗干扰、不需要外接引线等优点。

毕业论文关键词  冲击波  存储测试  FPGA  USB

 毕业设计说明书(论文)外文摘要

Title    Design Of a Memory Test System for The Superpressure of Blast Wave                

 Abstract  This article designed a memory test system for superpressure of blast wave which meets the requirement of field test.

     This testing device makes the sensor and adapter circuit,A/D conversion circuit,logic controlled circuit,data memory and the power supply miniaturization in one. The logic controlled circuit comply the function by FPGA, the FPGA control the logic timing, A/D conversion and the data storage.As the Flash Memory has the feature that the data won’t miss when power-off,we choose it to be the memory unit,it can reduce power consumption.With the use of USB communication module,it makes the communication more fast and stable,and makes the operating more convenient.

In the actual test,this testing device will be placed in the test site.After the end of the test,this device will be recovered and read the data that has been stored.This device has the advantages of small size,low power consumption,anti-jamming and no external leads.

Keywords  blast wave  storage  test   

1 引言 1

1.1 课题研究背景及意义 1

1.2 冲击波信号的特点 2

1.3 FPGA的发展现状与趋势 3

1.4 本论文主要完成的工作 3

2 测试装置的总体方案 4

2.1 测试装置的功能要求 4

2.2 测试装置的性能要求 4

2.3 测试装置的设计 4

2.3.1 测试装置设计思路 4

2.3.2 测试装置的组成 5

3 存储测试装置的硬件设计 6

3.1 传感器的选择 6

3.2 模拟电路模块设计 7

3.2.1 传感器供电电路 7

3.2.2 电源管理电路 8

3.2.3 模拟信号的放大滤波电路 10

3.3 数字模块电路的设计 13

3.3.1 A/D转换电路设计 13

3.3.2 FPGA控制电路的设计 15

3.3.3 Flash存储电路的设计 17

3.3.4  USB通信模块的设计 21

3.4 传感器及存储测试装置安装支座 (责任编辑:qin)