FPGA冲击波超压存储测试装置设计+PCB电路图(4)_毕业论文

毕业论文移动版

毕业论文 > 机械论文 >

FPGA冲击波超压存储测试装置设计+PCB电路图(4)

(6)存储容量:8M words.

2.3 测试装置的设计

2.3.1 测试装置设计思路

在考虑到测试环境的复杂、测试对象的特点等方面,我们从以下几个方面考虑测试装置的设计:

(1)根据目前冲击波超压测试的现状,我们选用存储测试方法,这种方法相比较而言,抗干扰性更高、操作更简便、可靠性更好。

(2)信号的采集与存储部分是整个装置的核心,这一部分,我们选用FPGA作为整个装置的逻辑时序控制芯片,因为FPGA它有内部的集成RAM,可以用于缓存数据,避免了用外部FIFO,减少了装置的功耗。选用闪存作为存储芯片,因为闪存的存储容量大,并且掉电后数据不丢失。

(3)在读取数据上,直接选用USB串口读数,因为USB串口读数,数据读取可靠并且速度快,不会有读数错位与丢位现象。

(4)由于在爆炸现场会有爆炸破片,如果不对测试装置进行保护,装置极容易遭到损坏,所以我们会用一个厚的圆形铁盖盖住装置,只让传感器的敏感面露于空气之中,这种方法可以确保装置即使在大威力的爆炸冲击波下,也能正常工作,不会受到损伤。

2.3.2 测试装置的组成

测试装置主要由传感器、模拟电路模块、数字电路模块、USB通信模块、计算机和防护装置组成

(责任编辑:qin)