图3 DSP28335 晶振模块来,自.优;尔:论[文|网www.youerw.com +QQ752018766-
DSP28335内核是1。9V,I/O口是3。3V。DSP28335的CPU是32位,总线结构采用的哈佛总线结构。GPIO0到GPIO63引脚可以连接到八个外部内核中断中的一个。有18个脉宽调制PWM输出,6个支持150ps微边界定位分辨率的高频脉宽调制器(HRPWM)输出,本系统中AD芯片的传输速率就有支持HRPWM输出的引脚来控制AD的RD引脚,具体控制方法在下文中介绍。
此外,DSP28335的通信也很方便,和上位机之间采用SCI通信,和外设之间可以采用SPI传输,也可以通过走总线采用并口通信。本系统主要应用DSP28335的CAN总线以及它的SCI通信。这两种通信的具体模式,将在软件部分详细研究。