3、FPGA:论文设计的PAL制视频信号发生器系统的核心模块,用于完成接收上位机数据,对视频数据进行重新排列组合再输出,完成PAL制式的视频信号发生等功能。
4、SRAM:用作FPGA的内存。本设计中所用SRAM存储容量为1M×16bit,总共用了3片。
5、ADV7171:视频编码芯片。用于完成视频编码,数模转换。本设计中ADV7171,功能是将BT656标准接口下的视频数据转换成标准PAL制模拟电视信号以在监视器输出。
6、监视器:监视器指的就是显示器,但是与普通电视显示器相比,监视器不需要复杂多样的功能,但是鉴于科学研究的准确性与精确性,需要监视器在性能上高于普通显示器。可以从三个“度”来说明这种性能的要求,它们分别是图像清晰度,色彩还原度和整机稳定度[7]。用监视器将通过系统的视频数据转换成可直观辨识和观察的视频,来判断设计的正确性与工作稳定性,这也是设计的最终结果判定标准。