目录
1绪论.1
1.1课题背景目的与意义1
1.2频率计发展概述...2
1.3本次课题的研究内容...2
1.4论文结构...2
2FPGA与EDA技术概要3
2.1FPGA技术的概述..3
2.2VHDL语言及其概述..4
2.3QuartusII软件介绍7
3全同步测频原理与对比分析.7
3.1直接测频法的原理与分析7
3.1.1M法7
3.1.2T法8
3.2等精度测频法的原理与分析8
3.3全同步测频方法的原理与分析.10
4全同步数字频率计的FPGA实现.12
4.1总原理介绍.12
4.2脉冲同步电路..12
4.2.1脉冲同步电路原理.12
4.2.2脉冲同步电路仿真结果.13
4.2.3脉冲同步电路仿真分析.13
4.3计数器..14
4.3.1计数器原理.14
4.3.2计数器仿真结果.14
4.3.3计数器仿真分析.15
4.4锁存器..16
4.4.1锁存器原理.16
4.4.2锁存器仿真结果.16
4.4.3锁存器仿真分析.16
4.5乘法器..17
4.5.1乘法器原理.17
4.5.2乘法器仿真结果.20
4.5.3乘法器仿真分析.21
4.6除法器..21
4.6.1除法器原理.21
4.6.2除法器仿真结果.23
4.6.3除法器仿真分析.24
4.7控制器.24
4.7.1控制器原理.24
4.7.2控制器仿真结果.26
4.7.3控制器仿真分析.26
4.8顶层文件.26