▲电压更低,能耗更小,更体现可循环持续发展。
▲具有更高的密度以及更迅速的反应,频率带宽增大,门级更多。
▲动态可重构技术将是今后发展的重点方向。
当今绝大多数的FPGA在使用时都要求外接一个存储器用来保存其程序。XILINX和Altera公司是当今FPGA市场占有率最高的两个公司[12]。
1。5 本文研究的意义
近年来,随着科技发展,电子产品价格越来越便宜,渐渐向着平民化发展,已经成为了生活中不可或缺的一部分。随着计算机的发展及推广,电子产品之间的信息传递越发重要也越发频繁,为了简化器件之间的信号传输,研究人员发现了它们之间的相似之处,怀着系统研发者及普通用户共赢的目的出发,研发了总线。总线有以下优点:
▲电流损耗特别少、具有十分高的抗噪声干扰能力、极其宽广的电源电压
范围及工作温度范围、工作极其简单有效。
▲总线具有十分少的体积占据比,使得电路板的体积以及芯片管脚的数目越来越
少,降低了电路投入。
▲总线支持主控,一个主控能够操纵数据的传送以及时钟的周期。
基于总线种种优点,本文对其进行了研究,以便更深入了解其用法。
2 总线技术的研究
2。1 总线的概念
总线支持所有IC生产过程。该总线系统由两根总线,即串行数据线(SDA)和串行时钟线(SCL)组成。可以利用这种总线规划出多种多样的通信配置,所有总线上的器件,不管是微控制器、LCD驱动器还是存储器,都有仅有的一个地址可以辨识,并且全部可以作为一个发送器或接收器[1]。不仅仅当成发送器和接收器,器件在进行信号传送时也能够被称为主机或从机。主机用来初始化总线的信号传递并形成起始信号,此时所有被主机寻址的设备都被称为从机。应该注意,总线的主机与从机之间的联系不是永恒不变的,而是根据那时信号传送的方向决定的。
总线不是单主机总线,即能够实现许多个主机器件同时与总线进行连接。主器件操控总线的信号传输,例如形成起始信号或终止信号、传送数据并形成系统时钟。在写操作进程中,只要主器件成功确定了从器件的地址,就会开始相应功能的进行;处于读操作进程时,从器件将信息发送给主器件。整体传输进程中,主控设备的串行时钟线(SCL)负责调节全部的事物以使其完成同步。所有连接到总线上的设备必定要是漏极开路或者集电极开路。利用上拉电阻,使得空闲时两条总线都是高电平。所以总线上具有线与功能,即只有当总线上的所有器件都达到高电平状态时,总线才能达到高电平状态,这种方法可以使得总线上的高速设备和低速设备的工作达到同步。由于总线接口简单,所以其应用越来越广泛,也越来越为人们所熟悉。总线一些通用术语的介绍如表2。1所示[2]。
表2。1 总线的通用术语表题文献综述
2。2 总线的位传输
因为连接到总线的器件采用不同类别的制造方法,例如CMOS、NMOS、双极性等,所以逻辑0代表的低电平与逻辑1代表的高电平的电平不是恒定不变的,该电平取决于的有关电平。传送一个信号位的同时会形成一个时钟脉冲。
2。2。1 数据的有效性
串行数据线上的数据在时钟信号高电平时不能发生改变,如此才能保证数据有用,即在时钟线为高电平状态时数据线的电平状态不能发生变化,只有在时钟线为低电平时才可以变化。参照图2。1 总线的位传输。